日経エレクトロニクス 1999/02/22号

新製品ニュース
電源電圧が+3.3Vで ピン間遅延時間が4nsと高速のCPLD

 米Lattice Semiconductor Corp.は,電源電圧が+3.3Vでピン間遅延時間が4nsと短いCPLD(complex programmable logic device)「ispLSI 2032VE」を発売した。最大動作周波数は200MHzである。マクロ・セル数は32。ゲート数は1000。入出力ピンの数は35である。 パッケージは,44ピンPLCC,44ピンTQFP,端子数49のBGA。(64ページ掲載記事から抜粋) *テキスト版記事の文字数:652文字

この記事をオンラインで読む
買い物カゴに入れる108円
買い物カゴに入れる(読者特価)54円
 特価が表示されない場合は下の (※)をご覧ください
この雑誌を購入する
お得な定期購読 (手続き画面へ移動します)

(※) 「読者特価」でご購入の際、日経IDに未ログインの場合は途中で通常価格が表示されることがあります。ご購入画面をそのまま進んでいただき、「次へ(お客様情報の入力へ)」のボタン押下後に表示されるログイン画面で日経IDをご入力ください。特価適用IDであれば、表示が特価に変わります。

関連カテゴリ・企業名
【記事に含まれる分類カテゴリ】
エレクトロニクス > CPU・LSI製品・技術 > IC・LSI
【記事に登場する企業】
米ラティス・セミコンダクター社
update:18/08/07