日経エレクトロニクス 2001/04/09号

NETs連載講座
アナ—ディジLSIの雑音対策 米IBM社からイロハを学ぶ

 アナログ—ディジタル混在ICでは,雑音のためにチップが正常に動作しないことがよくある。ディジタル回路の大きな雑音が高感度のアナログ回路に入ると,アナログ特性を大きく劣化させてしまうからである。問題を複雑にしているのは,IC内の結合雑音を適切にモデル化し,シミュレーションすることが一般的に難しいことである。(198〜212ページ掲載記事から抜粋) *テキスト版記事の文字数:18711文字

この記事をオンラインで読む
買い物カゴに入れる432円
買い物カゴに入れる(読者特価)216円
 特価が表示されない場合は下の (※)をご覧ください
この雑誌を購入する
お得な定期購読 (手続き画面へ移動します)

(※) 「読者特価」でご購入の際、日経IDに未ログインの場合は途中で通常価格が表示されることがあります。ご購入画面をそのまま進んでいただき、「次へ(お客様情報の入力へ)」のボタン押下後に表示されるログイン画面で日経IDをご入力ください。特価適用IDであれば、表示が特価に変わります。

関連カテゴリ・企業名
【記事に含まれる分類カテゴリ】
エレクトロニクス > CPU・LSI製品・技術 > IC・LSI
【記事に登場する企業】
米IBM社
update:18/08/02