日経エレクトロニクス 2014/03/17号

論文
32Gビット/秒チップ間通信微細化と回路技術で実現

 データ補間回路の動作の詳細は以下の通りとなる。まず、電圧-電流変換回路(gm回路)と可変容量を用いたスイッチトキャパシターから構成される回路で入力信号をサンプリング&ホールドし、同時に容量比に応じてデータを補間する(図7)。 リセット前の状態…(65〜74ページ掲載記事から抜粋) *テキスト版記事の文字数:12075文字

この記事をオンラインで読む
買い物カゴに入れる432円
買い物カゴに入れる(読者特価)216円
 特価が表示されない場合は下の (※)をご覧ください
この雑誌を購入する
お得な定期購読 (手続き画面へ移動します)

(※) 「読者特価」でご購入の際、日経IDに未ログインの場合は途中で通常価格が表示されることがあります。ご購入画面をそのまま進んでいただき、「次へ(お客様情報の入力へ)」のボタン押下後に表示されるログイン画面で日経IDをご入力ください。特価適用IDであれば、表示が特価に変わります。

関連カテゴリ・企業名
【記事に含まれる分類カテゴリ】
エレクトロニクス > エレクトロニクス設計・製造 > エレクトロニクス製造技術・装置
エレクトロニクス > エレクトロニクス設計・製造 > 設計(エレクトロニクス)
【記事に登場する企業】
富士通研究所
update:18/07/24